@phdthesis{Bou10,
title = { 42, A Component-Based Approach to Virtual Prototyping of Heterogeneous Embedded Systems },
author = {Bouhadiba, Tayeb},
month = {sep},
year = {2010},
school = {University of Grenoble},
team = {SYNC},
}
bibtex
Navigation
Actualités
-
ACTUALITÉS
- Cybersécurité, sûreté et programmation Poste de Professeur⋅e des Universités Verimag/UGA
- Intelligence artificielle, sciences du logiciel, méthodes formelles Poste de Professeur⋅e des Universités Verimag/Grenoble-INP
- Séminaires
- 30 avril 2026 Marek Bucki: Conception de logiciels critiques -- retour d’expérience du domaine médical, et (…)
- 21 mai 2026 Clara Bourgeais: Modification du back-end d'un compilateur pour la sécurité : étude de cas sur une (…)
- 2 juillet 2026 Léo Colisson palais: Provisoire: preuves formelles en crypto
Séminaires
Nouvelles publications
- Quelques Publications
Récentes
- Marius Bozga, Radu Iosif, Arnaud Sangnier, Neven Villani: Counting Abstraction and Decidability for the Verification of Structured Parameterized Networks
- Basile Pesin, Sylvain Boulmé, David Monniaux, Marie-Laure Potet: Formally Verified Hardening of C Programs against Hardware Fault Injection
- Oussama Oulkaid, Bruno Ferres, Matthieu Moy, Pascal Raymond, Mehdi Khosravian: Modeling Techniques for the Formal Verification of Integrated Circuits at Transistor-Level: Performance vs. Precision Trade-offs
- Akram Idani, Yves Ledru, German Vega: Formal model-driven security combining B-method and process algebra: The B4MSecure platform
Offres d'emploi et stages
- Offres d'emploi et stages
- Poste de Professeur⋅e des Universités Verimag/Grenoble-INP
- Poste de Professeur⋅e des Universités Verimag/UGA
- [PostDoc] Implementation of critical applications on multi-core : execution mode analysis to reduce interferences
- [Thèse] Contre-mesures logicielles “flot de données” pour la sécurité de bout-en-bout